天嵌 ARM开发社区

 找回密码
 注册
查看: 3874|回复: 0

天嵌TQ210开发板教程——Nand flash驱动编写

[复制链接]
非也 发表于 2014-12-10 10:14:22 | 显示全部楼层 |阅读模式
大家好,又到了天嵌【嵌入式分享】的时间,相对于前几期【嵌入式分享】做的主要是TQ335X开发板的技术分享,本期决定做同是cortex-a8系列的TQ210开发板的技术分享。本期是关于TQ210开发板的Nand flash驱动编写,可能源码部分会比较多,本文由博主girlkoo编写,感谢他的分享。
  跟裸机程序一样,S5PV210(TQ210)的Nand flash模块跟S3C2440(TQ2440)的Nand flash模块非常相似,如果不引入ECC,驱动程序的编写也非常简单,我是使用的Linux-3.8.6(Linux-3.8.3也一样)内核,驱动的API函数有些变化,不过原理是相通的,稍微看一下内核源码并参考下其他平台的相关代码就可以自己写出Nand flash驱动了,下面是Nand flash驱动的源码,没有启用ECC,当然,你也可以改成软件ECC,但是我的觉得既然软件ECC不如HWECC快,我就采用硬件ECC吧。
  1. #include   
  2. #include   
  3. #include   
  4. #include   
  5. #include   
  6. #include   
  7. #include   
  8. #include   
  9.   
  10. struct s5p_nand_regs{  
  11.     unsigned long nfconf;  
  12.     unsigned long nfcont;  
  13.     unsigned long nfcmmd;  
  14.     unsigned long nfaddr;  
  15.     unsigned long nfdata;  
  16.     unsigned long nfmeccd0;  
  17.     unsigned long nfmeccd1;  
  18.     unsigned long nfseccd;  
  19.     unsigned long nfsblk;  
  20.     unsigned long nfeblk;  
  21.     unsigned long nfstat;  
  22.     unsigned long nfeccerr0;  
  23.     unsigned long nfeccerr1;  
  24.     unsigned long nfmecc0;  
  25.     unsigned long nfmecc1;  
  26.     unsigned long nfsecc;  
  27.     unsigned long nfmlcbitpt;  
  28. };  
  29.   
  30. struct s5p_nand_ecc{  
  31.     unsigned long nfeccconf;  
  32.     unsigned long nfecccont;  
  33.     unsigned long nfeccstat;  
  34.     unsigned long nfeccsecstat;  
  35.     unsigned long nfeccprgecc0;  
  36.     unsigned long nfeccprgecc1;  
  37.     unsigned long nfeccprgecc2;  
  38.     unsigned long nfeccprgecc3;  
  39.     unsigned long nfeccprgecc4;  
  40.     unsigned long nfeccprgecc5;  
  41.     unsigned long nfeccprgecc6;  
  42.     unsigned long nfeccerl0;  
  43.     unsigned long nfeccerl1;  
  44.     unsigned long nfeccerl2;  
  45.     unsigned long nfeccerl3;  
  46.     unsigned long nfeccerl4;  
  47.     unsigned long nfeccerl5;  
  48.     unsigned long nfeccerl6;  
  49.     unsigned long nfeccerl7;  
  50.     unsigned long nfeccerp0;  
  51.     unsigned long nfeccerp1;  
  52.     unsigned long nfeccerp2;  
  53.     unsigned long nfeccerp3;  
  54.     unsigned long nfeccconecc0;  
  55.     unsigned long nfeccconecc1;  
  56.     unsigned long nfeccconecc2;  
  57.     unsigned long nfeccconecc3;  
  58.     unsigned long nfeccconecc4;  
  59.     unsigned long nfeccconecc5;  
  60.     unsigned long nfeccconecc6;  
  61. };  
  62.   
  63. static struct nand_chip *nand_chip;  
  64. static struct mtd_info *s5p_mtd_info;  
  65. static struct s5p_nand_regs *s5p_nand_regs;  
  66. static struct s5p_nand_ecc  *s5p_nand_ecc;  
  67. static struct clk *s5p_nand_clk;  
  68.   
  69. static struct mtd_partition s5p_nand_partions[] = {  
  70.     [0] = {  
  71.         .name   = "bootloader",  
  72.         .offset = 0,  
  73.         .size   = SZ_1M,  
  74.     },  
  75.   
  76.     [1] = {  
  77.         .name   = "kernel",  
  78.         .offset = MTDPART_OFS_APPEND,  
  79.         .size   = 5*SZ_1M,  
  80.     },  
  81.   
  82.     [2] = {  
  83.         .name   = "rootfs",  
  84.         .offset = MTDPART_OFS_APPEND,  
  85.         .size   = MTDPART_SIZ_FULL,  
  86.     },  
  87. };  
  88.   
  89. static void s5p_nand_select_chip(struct mtd_info *mtd, int chipnr){  
  90.     if(chipnr == -1){  
  91.         s5p_nand_regs->nfcont |= (1<<1);  
  92.     }  
  93.     else{  
  94.         s5p_nand_regs->nfcont &= ~(1<<1);  
  95.     }  
  96. }  
  97.   
  98. static void s5p_nand_cmd_ctrl(struct mtd_info *mtd, int cmd, unsigned int ctrl)  
  99. {  
  100.     if (ctrl & NAND_CLE){  
  101.         s5p_nand_regs->nfcmmd = cmd;  
  102.     }  
  103.     else{  
  104.         s5p_nand_regs->nfaddr = cmd;  
  105.     }  
  106. }  
  107.   
  108. static int s5p_nand_ready(struct mtd_info *mtd){  
  109.     return (s5p_nand_regs->nfstat & 0x1);  
  110. }  
  111.   
  112. static int s5p_nand_probe(struct platform_device *pdev){  
  113.     int ret = 0;  
  114.     struct resource *mem;  
  115.     //硬件部分初始化  
  116.     mem = platform_get_resource(pdev, IORESOURCE_MEM, 0);  
  117.     if (!mem) {  
  118.         dev_err(&pdev->dev, "can't get I/O resource mem\n");  
  119.         return -ENXIO;  
  120.     }  
  121.       
  122.     s5p_nand_regs = (struct s5p_nand_regs *)ioremap(mem->start, resource_size(mem));  
  123.     if (s5p_nand_regs == NULL) {  
  124.         dev_err(&pdev->dev, "ioremap failed\n");  
  125.         ret = -EIO;  
  126.         goto err_exit;  
  127.     }  
  128.   
  129.     s5p_nand_ecc = (struct s5p_nand_ecc *)ioremap(0xB0E20000, sizeof(struct s5p_nand_ecc));  
  130.     if(s5p_nand_ecc == NULL){  
  131.         dev_err(&pdev->dev, "ioremap failed\n");  
  132.         ret = -EIO;  
  133.         goto err_iounmap;  
  134.     }  
  135.       
  136.     s5p_nand_clk = clk_get(&pdev->dev, "nand");  
  137.     if(s5p_nand_clk == NULL){  
  138.         dev_dbg(&pdev->dev, "get clk failed\n");  
  139.         ret = -ENODEV;  
  140.         goto err_iounmap;  
  141.     }  
  142.   
  143.     clk_enable(s5p_nand_clk);  
  144.       
  145.     s5p_nand_regs->nfconf = (3<<12)|(5<<8)|(3<<4)|(1<<1);  
  146.     s5p_nand_regs->nfcont |= 3;  
  147.   
  148.     //分配驱动相关结构体  
  149.     nand_chip = (struct nand_chip *)kzalloc(sizeof(struct nand_chip), GFP_KERNEL);  
  150.     if(nand_chip == NULL){  
  151.         dev_err(&pdev->dev, "failed to allocate nand_chip structure\n");  
  152.         ret = -ENOMEM;  
  153.         goto err_clk_put;  
  154.     }  
  155.   
  156.     s5p_mtd_info = (struct mtd_info *)kzalloc(sizeof(struct mtd_info), GFP_KERNEL);  
  157.     if(s5p_mtd_info == NULL){  
  158.         dev_err(&pdev->dev, "failed to allocate mtd_info structure\n");  
  159.         ret = -ENOMEM;  
  160.         goto err_free_chip;  
  161.     }  
  162.   
  163.     //设置驱动相关结构体  
  164.     nand_chip->select_chip = s5p_nand_select_chip;  
  165.     nand_chip->cmd_ctrl    = s5p_nand_cmd_ctrl;  
  166.     nand_chip->IO_ADDR_R   = &s5p_nand_regs->nfdata;  
  167.     nand_chip->IO_ADDR_W   = &s5p_nand_regs->nfdata;  
  168.     nand_chip->dev_ready   = s5p_nand_ready;  
  169.     nand_chip->ecc.mode       = NAND_ECC_SOFT;  
  170.       
  171.     s5p_mtd_info->priv = nand_chip;  
  172.     s5p_mtd_info->owner = THIS_MODULE;  
  173.   
  174.     //扫描Nand flash 设备  
  175.     if(nand_scan(s5p_mtd_info, 1)){  
  176.         dev_dbg(&pdev->dev, "nand scan error\n");  
  177.         goto err_free_info;  
  178.     }  
  179.   
  180.     //添加分区信息  
  181.     ret = mtd_device_parse_register(s5p_mtd_info, NULL, NULL, s5p_nand_partions, ARRAY_SIZE(s5p_nand_partions));  
  182.     if(!ret)  
  183.         return 0;  
  184.   
  185. err_free_info:  
  186.     kfree(s5p_mtd_info);  
  187. err_free_chip:  
  188.     kfree(nand_chip);  
  189. err_clk_put:  
  190.     clk_disable(s5p_nand_clk);  
  191.     clk_put(s5p_nand_clk);  
  192. err_iounmap:  
  193.     //if(s5p_nand_ecc == NULL)  
  194.     //  iounmap(s5p_nand_ecc);  
  195.     if(s5p_nand_regs == NULL)  
  196.         iounmap(s5p_nand_regs);  
  197. err_exit:  
  198.     return ret;  
  199. }  
  200.   
  201. static int s5p_nand_remove(struct platform_device *pdev){  
  202.     nand_release(s5p_mtd_info);  
  203.     kfree(s5p_mtd_info);  
  204.     kfree(nand_chip);  
  205.   
  206.     clk_disable(s5p_nand_clk);  
  207.     clk_put(s5p_nand_clk);  
  208.   
  209.     if(s5p_nand_regs == NULL)  
  210.         iounmap(s5p_nand_regs);  
  211.     return 0;  
  212. }  
  213.   
  214. static struct platform_driver s5p_nand_drv = {  
  215.     .driver = {  
  216.         .owner = THIS_MODULE,  
  217.         .name = "s5p-nand",  
  218.     },  
  219.     .probe = s5p_nand_probe,  
  220.     .remove = s5p_nand_remove,  
  221. };  
  222.   
  223. module_platform_driver(s5p_nand_drv);  
  224. MODULE_LICENSE("GPL");  
复制代码
上述源码为嵌入式爱好者分享,如有更新,请咨询相关客服与销售人员,以便更新与开发。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

i.MX8系列ARM cortex A53 M4 工控板上一条 /1 下一条

Archiver|手机版|小黑屋|天嵌 嵌入式开发社区 ( 粤ICP备11094220号-2 )

GMT+8, 2024-11-1 07:26 , Processed in 1.031250 second(s), 20 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表