天嵌 ARM开发社区

 找回密码
 注册
查看: 2066|回复: 4

TQ2416 bank时序配置寄存器问题。

[复制链接]
fenglcheng 发表于 2013-9-27 10:11:56 | 显示全部楼层 |阅读模式
你好,我需要使用外部总线控制扩展芯片,使用了地址线、片选线、数据线、读/写允许线。请帮我解释下以下几个寄存器代表的时序意义(主要是片选线与读/写线的前/后延关系)
SMBWSTRDRx
SMBWSTWRRx
SMBWSTOENRx
SMBWSTWENRx
SMBCRx
Jangel 发表于 2013-9-27 10:16:25 | 显示全部楼层
你具体哪个寄存器哪个位不懂拿出来讨论吧
 楼主| fenglcheng 发表于 2013-9-27 13:20:07 | 显示全部楼层
SMBWSTRDRx
SMBWSTWRRx
SMBWSTOENRx
SMBWSTWENRx这几个寄存器就是时钟周期的设置啊。就是这几个寄存器影响哪几个信号时序?
艾那的小强 发表于 2013-9-29 00:22:16 | 显示全部楼层
SMBWSTRDRx : bank 读等待状态控制寄存器。
    WSTRD[4:0] : 当异步读时,设置片选到开始读的时间间隔(多少个SMCLK)
                         当burst读取时,设置片选到第一次读的时间间隔(多少个SMCLK)
SMBWSTWRRx : bank 写等待状态控制寄存器。
    WSTWR[4:0] : 当异步写时,设置片选到开始写的时间间隔(多少个SMCLK)
                         当burst写时,设置片选到第一次写的时间间隔(多少个SMCLK)
SMBWSTOENRx : bank输出使能声明(翻译的可能不对)延时寄存器。
    WSTOEN : 片选到输出使能(OE)信号使能的时间间隔(多少个SMCLK)
SMBWSTWENRx : bank写使能声明(翻译的可能不对)延时控制寄存器
    WSTWEN : 片选与写使能(WE)信号全能的时间间隔(多少个SMCLK)

翻译的可能不好。大体意思应该是对的。希望版主核实。
 楼主| fenglcheng 发表于 2013-10-9 15:11:56 | 显示全部楼层
SMBWSTWENRx与SMBWSTWRRx的关系或区别,SMBWSTRDRx与SMBWSTOENRX的关系或区别。有谁理解的更透彻点,请晒出来供大家分享下吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

i.MX8系列ARM cortex A53 M4 工控板上一条 /1 下一条

Archiver|手机版|小黑屋|天嵌 嵌入式开发社区 ( 粤ICP备11094220号 )

GMT+8, 2024-5-5 18:42 , Processed in 1.062500 second(s), 18 queries .

Powered by Discuz! X3.4

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表